基于FPGA的出租车计费系统设计
【出 处】:《
微型电脑应用
》 2015年第31卷第7期 31-33页,共3页
【作 者】:
李平
【摘 要】
分析了出租车计费系统各模块的功能要求、基本原理以及实现方法。设计采用VHDL硬件描述语言进行编程,基于Quartus II9.0软件平台进行编译和仿真。介绍了采用EP2C35F678C8 FPGA芯片设计出租车计费系统的方法,阐述了该计费系统的主要组成单元:分频模块、计程模块、计时模块和计费模块等模块的设计,同时,给出了详细的仿真波形,基本实现了出租车基本计费功能,还能模拟汽车启动、停止、暂停等状态,同时,提高了计费系统的可靠性、通用性。
相关热词搜索: 现场可编程门阵列(FPGA) 数码管 计数分频 自顶向下 Field Programmable Gate Array(FPGA) Digital Tube Count and Frequency Division Top-down
上一篇:有损网络中基于计时器的节点故障检测模型研究
下一篇:流体冲击力干扰检测方法研究